## (12) Flash Memory Controller

#### 甲、摘要

設計一快閃記憶體控制電路可依主控端的指令對對快閃記憶體 進行讀寫。



圖一、系統方塊圖

# 乙、想法

主控端會發送指令來進行讀寫,但最多可讀寫一頁,若跨 頁須重新給予讀寫指令。

| 32 31 |           | 14 | 13    | 7     | 6 |      | 0 |
|-------|-----------|----|-------|-------|---|------|---|
| 讀/寫   | 快閃記憶體起始位址 |    | 內部記憶量 | 遭起始位址 |   | 讀寫長度 |   |

圖二、Host 端指令格式

而快閃記憶體容量為 256Kb, 有 512 個 page, 且每頁有 512 個 byte。快閃記憶體列陣分為 128 block,每個 block 內有 4個 page, 且每頁又可分為 1st Half Page Register 及 2nd Half Page Register。其中快閃記憶體的位址是由 8 位元的 F IO 來 多次傳輸,可減少腳位數,由於 256K 位元組需要 18 條位 址,因此使用FIO需要3個週期來分別輸入Column address 與 Row address 如圖三。



|                       | F_IO[7] | F_IO[6]        | F_IO[5] | F_IO[4] | F_IO[3] | F_IO[2]        | F_IO[1] | F_IO[0] |         |
|-----------------------|---------|----------------|---------|---------|---------|----------------|---------|---------|---------|
| 1st cycle             | A7      | A <sub>6</sub> | As      | A4      | A3      | A <sub>2</sub> | Αı      | Ao      | 欄位址     |
| 2 <sup>nd</sup> cycle | A16     | A15            | A14     | A13     | A12     | An             | A10     | A9      | 列位址(頁位址 |
| 3rd cycle             | L       | L              | L       | L       | L       | L              | L       | A17     | 1       |

- 註:1. As 是經由指令 00H 或 01H 來指定為"Low"或"High"
  - 指令 00h (Read): 定義起始位址在前半頁(1st Half Page Register)
  - 指令 01h (Read): 定義起始位址在後半頁(2nd Half Page Register)

  - 3. 當輸入位址的週期數比所需位址的還多時,快閃記憶體會忽略多餘的位址。

# 圖三、快閃記憶體結構

而快閃記憶體的動作是經由將指令(圖四)寫入其內部的暫存器來進行之,並配合圖五流程圖進行讀寫動作。

| 功能        | 指令1     | 指令2 | 忙碌時可使用 |
|-----------|---------|-----|--------|
| 重置(Reset) | FFh     | ×   | 0      |
| 讀取(Read)  | 00h/01h |     |        |
| 寫入(Write) | 80h     | 10h |        |

圖四、快閃記憶體之指令集



圖五、動作流程圖

## 丙、結果

圖六、成功讀寫快閃記憶體且達等級 A